Toggle navigation
Publicações
Investigadores
Instituições
0
Entrar
Autenticação Federada
(Clique na imagem)
Autenticação local
Recuperar Palavra-passe
Registar
Entrar
Nuno Filipe Valentim Roma
AuthID:
R-000-DNS
Publicações
Confirmadas
Para Validar
Document Source:
All
Document Type:
Todos os Tipos de Documentos
Proceedings Paper (66)
Article (31)
Article in Press (2)
Editorial Material (2)
Book Chapter (1)
Review (1)
Year Start - End:
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
-
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
2011
2010
2009
2008
2007
2006
2005
2004
2003
2002
2001
2000
1999
Order:
Ano Dsc
Ano Asc
Cit. WOS Dsc
IF WOS Dsc
Cit. Scopus Dsc
IF Scopus Dsc
Título Asc
Título Dsc
Results:
10
20
30
40
50
Publicações Confirmadas: 103
91
TÃTULO:
Efficient motion vector refinement architecture for sub-pixel motion estimation systems
Full Text
AUTORES:
Dias, T
;
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2005
,
FONTE:
IEEE Workshop on Signal Processing Systems Design and Implementations (SiPS 05)
in
2005 IEEE WORKSHOP ON SIGNAL PROCESSING SYSTEMS - DESIGN AND IMPLEMENTATION (SIPS),
VOLUME:
2005
INDEXADO EM:
Scopus
WOS
CrossRef
NO MEU:
ORCID
92
TÃTULO:
Efficient VLSI architecture for real-time motion estimation in advanced video coding
AUTORES:
Dias, T
;
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2005
,
FONTE:
IEEE International SOC Conference
in
IEEE INTERNATIONAL SOC CONFERENCE, PROCEEDINGS
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
93
TÃTULO:
Least squares motion estimation algorithm in the compressed DCT domain for H.26x/MPEG-x video sequences
AUTORES:
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2005
,
FONTE:
IEEE Conference on Advanced Video and Signal Based Surveillance
in
AVSS 2005: ADVANCED VIDEO AND SIGNAL BASED SURVEILLANCE, PROCEEDINGS,
VOLUME:
2005
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
94
TÃTULO:
Automatic synthesis of motion estimation processors based on a new class of hardware architectures
AUTORES:
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2003
,
FONTE:
IEEE Workshop on Signal Processing, Systems Design and Implementation (SiPS 01)
in
JOURNAL OF VLSI SIGNAL PROCESSING SYSTEMS FOR SIGNAL IMAGE AND VIDEO TECHNOLOGY,
VOLUME:
34,
NÚMERO:
3
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
1
NO MEU:
ORCID
95
TÃTULO:
Customisable core-based architectures for real-time motion estimation on FPGAs
AUTORES:
Roma, N
;
Dias, T
;
Sousa, L
;
PUBLICAÇÃO:
2003
,
FONTE:
13th International Conference on Field-Programmable Logic and Applications (FPL 2003)
in
FIELD-PROGRAMMABLE LOGIC AND APPLICATIONS, PROCEEDINGS,
VOLUME:
2778
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
96
TÃTULO:
Fast transcoding architectures for insertion of non-regular shaped objects in the compresse DCT-domain
Full Text
AUTORES:
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2003
,
FONTE:
SIGNAL PROCESSING-IMAGE COMMUNICATION,
VOLUME:
18,
NÚMERO:
8
INDEXADO EM:
WOS
97
TÃTULO:
Fast transcoding architectures for insertion of non-regular shaped objects in the compressed DCT-domain
Full Text
AUTORES:
Nuno Roma
;
Leonel Sousa
;
PUBLICAÇÃO:
2003
,
FONTE:
Sig. Proc.: Image Comm.,
VOLUME:
18,
NÚMERO:
8
INDEXADO EM:
Scopus
DBLP
CrossRef
NO MEU:
ORCID
98
TÃTULO:
Efficient and configurable full-search block-matching processors
Full Text
AUTORES:
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2002
,
FONTE:
IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY,
VOLUME:
12,
NÚMERO:
12
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
99
TÃTULO:
Insertion of irregular-shaped logos in the compressed DCT domain
AUTORES:
Roma, N
;
Sousa, L
;
PUBLICAÇÃO:
2002
,
FONTE:
14th International Conference on Digital Signal Processing (DSP 2002)
in
DSP 2002: 14TH INTERNATIONAL CONFERENCE ON DIGITAL SIGNAL PROCESSING PROCEEDINGS, VOLS 1 AND 2,
VOLUME:
1
INDEXADO EM:
Scopus
WOS
CrossRef
NO MEU:
ORCID
100
TÃTULO:
A New Efficient VLSI Architecture for Full Search Block Matching Motion Estimation
AUTORES:
Nuno Roma
;
Leonel Sousa
;
PUBLICAÇÃO:
2001
,
FONTE:
SOC Design Methodologies, IFIP TC10/WG10.5 Eleventh International Conference on Very Large Scale Integration of Systems-on/Chip (VLSI-SOC'01), December 3-5, 2001, Montpellier, France,
VOLUME:
218
INDEXADO EM:
DBLP
CrossRef
NO MEU:
ORCID
Adicionar à lista
Marked
Marcar Todas
Exportar
×
Publication Export Settings
BibTex
EndNote
APA
CSV
PDF
Export Preview
Print
×
Publication Print Settings
HTML
PDF
Print Preview
Página 10 de 11. Total de resultados: 103.
<<
<
3
4
5
6
7
8
9
10
11
>
>>
×
Selecione a Fonte
Esta publicação tem:
2 registos no
ISI
2 registos no
SCOPUS
2 registos no
DBLP
2 registos no
Unpaywall
2 registos no
Openlibrary
2 registos no
Handle
Por favor selecione o registo que deve ser utilizado pelo Authenticus.
×
Comparar Publicações
© 2024 CRACS & Inesc TEC - All Rights Reserved
Política de Privacidade
|
Terms of Service