11
TÍTULO: An 8-bit 0.35-V 5.04-fJ/Conversion-Step SAR ADC With Background Self-Calibration of Comparator Offset  Full Text
AUTORES: Rabuske, T; Rabuske, F; Fernandes, J; Rodrigues, C;
PUBLICAÇÃO: 2015, FONTE: IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, VOLUME: 23, NÚMERO: 7
INDEXADO EM: Scopus WOS CrossRef: 19
12
TÍTULO: An 8-bit 0.35-V 5.04-fJ/Conversion-Step SAR ADC with Background Self-Calibration of Comparator Offset
AUTORES: Rabuske, T; Rabuske, F; Fernandes, J; Rodrigues, C;
PUBLICAÇÃO: 2015, FONTE: IEEE Transactions on Very Large Scale Integration (VLSI) Systems, VOLUME: 23, NÚMERO: 7
INDEXADO EM: Scopus
13
TÍTULO: Quaternary logic lookup table in standard CMOS
AUTORES: Brito, D; Rabuske, TG; Fernandes, JR; Flores, P; Monteiro, J;
PUBLICAÇÃO: 2015, FONTE: IEEE Transactions on Very Large Scale Integration (VLSI) Systems, VOLUME: 23, NÚMERO: 2
INDEXADO EM: Scopus
14
TÍTULO: A 9-b 0.4-V Charge-Mode SAR ADC with 1.6-V Input Swing and a MOSCAP-only DAC
AUTORES: Taimur Rabuske; Jorge Fernandes;
PUBLICAÇÃO: 2015, FONTE: 41st European Solid-State Circuits Conference (ESSCIRC) in ESSCIRC CONFERENCE 2015 - 41ST EUROPEAN SOLID-STATE CIRCUITS CONFERENCE (ESSCIRC)
INDEXADO EM: WOS
15
TÍTULO: An Efficient RF Power Harvester for Low Input Power with Reduced Dead-zone
AUTORES: Hugo Goncalves; Jorge Fernandes; Taimur Rabuske; Miguel Martins;
PUBLICAÇÃO: 2014, FONTE: IEEE International Symposium on Circuits and Systems (ISCAS) in 2014 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS)
INDEXADO EM: Scopus WOS CrossRef
16
TÍTULO: Quadrature Relaxation Oscillator with FoM of-165 dBc/Hz
AUTORES: Ortigueira, E; Taimur Rabuske; Luis Bica Oliveira; Fernandes, J; Silva, M;
PUBLICAÇÃO: 2014, FONTE: IEEE International Symposium on Circuits and Systems (ISCAS) in 2014 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS)
INDEXADO EM: Scopus WOS CrossRef
17
TÍTULO: A sub-ranging 2-Step 7-bit self-calibrated comparator-based binary-search ADC
AUTORES: Rabuske, F; Rabuske, T; Fernandes, J;
PUBLICAÇÃO: 2014, FONTE: 2014 IEEE International Symposium on Circuits and Systems, ISCAS 2014 in Proceedings - IEEE International Symposium on Circuits and Systems
INDEXADO EM: Scopus CrossRef
18
TÍTULO: Noise-aware simulation-based sizing and optimization of clocked comparators  Full Text
AUTORES: Taimur Rabuske; Jorge Fernandes;
PUBLICAÇÃO: 2014, FONTE: ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING, VOLUME: 81, NÚMERO: 3
INDEXADO EM: Scopus WOS
19
TÍTULO: A Sub-Ranging 2-Step 7-bit Self-Calibrated Comparator-Based Binary-Search ADC
AUTORES: Fabio Rabuske; Taimur Rabuske; Jorge Fernandes;
PUBLICAÇÃO: 2014, FONTE: IEEE International Symposium on Circuits and Systems (ISCAS) in 2014 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS)
INDEXADO EM: WOS
20
TÍTULO: A 5-bit 1.5GSps Calibration-less Binary Search ADC Using Threshold Reconfigurable Comparators
AUTORES: Taimur Rabuske; Fabio Rabuske; Jorge Fernandes ; Cesar Rodrigues;
PUBLICAÇÃO: 2013, FONTE: IEEE International Symposium on Circuits and Systems (ISCAS) in 2013 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS (ISCAS)
INDEXADO EM: Scopus WOS CrossRef
Página 2 de 3. Total de resultados: 25.