11
TÍTULO: H.264/AVC framework for multi-core embedded video encoders
AUTORES: Dias, T; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2010, FONTE: 12th International Symposium on System-on-Chip 2010, SoC 2010 in 2010 International Symposium on System-on-Chip Proceedings, SoC 2010
INDEXADO EM: Scopus CrossRef
12
TÍTULO: Hardware/software co-design of H.264/AVC encoders for multi-core embedded systems
AUTORES: Dias, T; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2010, FONTE: 2010 Conference on Design and Architectures for Signal and Image Processing, DASIP2010 in 2010 Conference on Design and Architectures for Signal and Image Processing, DASIP2010
INDEXADO EM: Scopus DBLP CrossRef
13
TÍTULO: H.264/AVC framework for multi-core embedded video encoders
AUTORES: Tiago Dias; Nuno Roma; Leonel Sousa;
PUBLICAÇÃO: 2010, FONTE: 2010 International Symposium on System on Chip, SoC 2010, Tampere, September 29-30, 2010
INDEXADO EM: DBLP
14
TÍTULO: Reconfigurable architectures and processors for real-time video motion estimation  Full Text
AUTORES: Tiago Dias; Nuno Roma ; Leonel Sousa ; Miguel Ribeiro;
PUBLICAÇÃO: 2007, FONTE: JOURNAL OF REAL-TIME IMAGE PROCESSING, VOLUME: 2, NÚMERO: 4
INDEXADO EM: Scopus WOS DBLP CrossRef
15
TÍTULO: Low power distance measurement unit for real-time hardware motion estimators
AUTORES: Tiago Dias; Nuno Roma ; Leonel Sousa ;
PUBLICAÇÃO: 2006, FONTE: 16th International Workshop on Power and Timing Modeling, Optimization and Simulation in INTEGRATED CIRCUIT AND SYSTEM DESIGN: POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION, VOLUME: 4148
INDEXADO EM: Scopus WOS DBLP CrossRef
16
TÍTULO: Efficient VLSI architecture for real-time motion estimation in advanced video coding
AUTORES: Dias, T; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2005, FONTE: IEEE International SOC Conference in IEEE INTERNATIONAL SOC CONFERENCE, PROCEEDINGS
INDEXADO EM: Scopus WOS DBLP CrossRef
17
TÍTULO: Efficient motion vector refinement architecture for sub-pixel motion estimation systems  Full Text
AUTORES: Dias, T; Roma, N ; Sousa, L ;
PUBLICAÇÃO: 2005, FONTE: IEEE Workshop on Signal Processing Systems Design and Implementations (SiPS 05) in 2005 IEEE WORKSHOP ON SIGNAL PROCESSING SYSTEMS - DESIGN AND IMPLEMENTATION (SIPS), VOLUME: 2005
INDEXADO EM: Scopus WOS CrossRef
18
TÍTULO: Customisable core-based architectures for real-time motion estimation on FPGAs
AUTORES: Roma, N ; Dias, T; Sousa, L ;
PUBLICAÇÃO: 2003, FONTE: 13th International Conference on Field-Programmable Logic and Applications (FPL 2003) in FIELD-PROGRAMMABLE LOGIC AND APPLICATIONS, PROCEEDINGS, VOLUME: 2778
INDEXADO EM: Scopus WOS DBLP CrossRef
Página 2 de 2. Total de resultados: 18.