211
TÍTULO: High-Level Designs of Complex FIR Filters on FPGAs for the SKA
AUTORES: Wang, HM; Gante, J; Zhang, M; Falcao, G ; Sousa, L; Sinnen, O;
PUBLICAÇÃO: 2016, FONTE: 18th IEEE International Conference on High Performance Computing and Communications (HPCC) / 14th IEEE International Conference on Smart City (Smart City) / 2nd IEEE International Conference on Data Science and Systems (DSS) in PROCEEDINGS OF 2016 IEEE 18TH INTERNATIONAL CONFERENCE ON HIGH PERFORMANCE COMPUTING AND COMMUNICATIONS; IEEE 14TH INTERNATIONAL CONFERENCE ON SMART CITY; IEEE 2ND INTERNATIONAL CONFERENCE ON DATA SCIENCE AND SYSTEMS (HPCC/SMARTCITY/DSS)
INDEXADO EM: Scopus WOS DBLP CrossRef: 7
NO MEU: ORCID | DBLP
212
TÍTULO: HPC on the Intel Xeon Phi: Homomorphic Word Searching
AUTORES: Paulo Martins; Leonel Sousa;
PUBLICAÇÃO: 2016, FONTE: High Performance Computing for Computational Science - VECPAR 2016 - 12th International Conference, Porto, Portugal, June 28-30, 2016, Revised Selected Papers, VOLUME: 10150
INDEXADO EM: DBLP
NO MEU: DBLP
213
TÍTULO: Combining Residue Arithmetic to Design Efficient Cryptographic Circuits and Systems
AUTORES: Leonel Sousa; Samuel Antão; Paulo Martins;
PUBLICAÇÃO: 2016, FONTE: IEEE Circuits and Systems Magazine, VOLUME: 16, NÚMERO: 4
INDEXADO EM: Scopus
NO MEU: ORCID
215
TÍTULO: Stream-based parallel computing methodology and development environment for high performance manycore accelerators
AUTORES: Yamagiwa, S; Falcao, G ; Wada, K; Sousa, L;
PUBLICAÇÃO: 2015, FONTE: Horizons in Computer Science Research, VOLUME: 11
INDEXADO EM: Scopus
NO MEU: ORCID
216
TÍTULO: Message from Program Committee Chairs
AUTORES: Chen, M; Sousa, L; Tian, Y;
PUBLICAÇÃO: 2015, FONTE: 17th IEEE International Symposium on Multimedia, ISM 2015 in Proceedings - 2015 IEEE International Symposium on Multimedia, ISM 2015
INDEXADO EM: Scopus CrossRef
NO MEU: ORCID
217
TÍTULO: Arithmetic-based binary-to-RNS converter modulo {2n±k} for -bit dynamic range
AUTORES: Matutino, PM; Chaves, R; Sousa, L;
PUBLICAÇÃO: 2015, FONTE: IEEE Transactions on Very Large Scale Integration (VLSI) Systems, VOLUME: 23, NÚMERO: 3
INDEXADO EM: Scopus
NO MEU: ORCID
218
TÍTULO: Reverse converter design via parallel-prefix adders: Novel components, methodology, and implementations
AUTORES: Zarandi, AAE; Molahosseini, AS; Hosseinzadeh, M; Sorouri, S; Antao, S; Sousa, L;
PUBLICAÇÃO: 2015, FONTE: IEEE Transactions on Very Large Scale Integration (VLSI) Systems, VOLUME: 23, NÚMERO: 2
INDEXADO EM: Scopus
NO MEU: ORCID
219
TÍTULO: Base Transformation With Injective Residue Mapping for Dynamic Range Reduction in RNS
AUTORES: Thian Fatt Tay; Chip Hong Chang; Leonel Sousa;
PUBLICAÇÃO: 2015, FONTE: IEEE Trans. on Circuits and Systems, VOLUME: 62-I, NÚMERO: 9
INDEXADO EM: DBLP
NO MEU: DBLP
220
TÍTULO: Finite-difference in time-domain scalable implementations on CUDA and openCL
AUTORES: Kuan, L; Tomás, P ; Sousa, L;
PUBLICAÇÃO: 2014, FONTE: Numerical Computations with GPUs
INDEXADO EM: Scopus CrossRef
NO MEU: ORCID
Página 22 de 25. Total de resultados: 244.