Toggle navigation
Publicações
Investigadores
Instituições
0
Entrar
Autenticação Federada
(Clique na imagem)
Autenticação local
Recuperar Palavra-passe
Registar
Entrar
Ricardo Jorge Fernandes Chaves
AuthID:
R-000-FCD
Publicações
Confirmadas
Para Validar
Document Source:
All
Document Type:
Todos os Tipos de Documentos
Proceedings Paper (31)
Article (13)
Book Chapter (1)
Correction (1)
Article in Press (1)
Year Start - End:
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
-
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
2011
2010
2009
2008
2007
2006
2005
2004
2003
Order:
Ano Dsc
Ano Asc
Cit. WOS Dsc
IF WOS Dsc
Cit. Scopus Dsc
IF Scopus Dsc
Título Asc
Título Dsc
Results:
10
20
30
40
50
Publicações Confirmadas: 47
31
TÃTULO:
Efficient FPGA Elliptic Curve Cryptographic Processor over GF(2(m))
AUTORES:
Samuel Antao
;
Ricardo Chaves
;
Leonel Sousa
;
PUBLICAÇÃO:
2008
,
FONTE:
International Conference on Field-Programmable Technology
in
PROCEEDINGS OF THE 2008 INTERNATIONAL CONFERENCE ON FIELD-PROGRAMMABLE TECHNOLOGY
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
32
TÃTULO:
Merged computation for Whirlpool hashing
Full Text
AUTORES:
Ricardo Chaves
; Georgi Kuzmanov;
Leonel Sousa
;
Stamatis Vassiliadis
;
PUBLICAÇÃO:
2008
,
FONTE:
Design, Automation and Test in Europe Conference and Exhibition (DATE 08)
in
2008 DESIGN, AUTOMATION AND TEST IN EUROPE, VOLS 1-3
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
33
TÃTULO:
ON-THE-FLY ATTESTATION OF RECONFIGURABLE HARDWARE
AUTORES:
Ricardo Chaves
; Georgi Kuzmanov;
Leonel Sousa
;
PUBLICAÇÃO:
2008
,
FONTE:
18th International Conference on Field Programmable and Logic Applications
in
2008 INTERNATIONAL CONFERENCE ON FIELD PROGRAMMABLE AND LOGIC APPLICATIONS, VOLS 1 AND 2
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
34
TÃTULO:
Vectorized AES Core for High-throughput Secure Environments
Full Text
AUTORES:
Miquel Pericas;
Ricardo Chaves
; Georgi N Gaydadjiev; Stamatis Vassiliadis; Mateo Valero;
PUBLICAÇÃO:
2008
,
FONTE:
8th International Conference on High Performance Computing for Computational Science (VECPAR 2008)
in
HIGH PERFORMANCE COMPUTING FOR COMPUTATIONAL SCIENCE - VECPAR 2008,
VOLUME:
5336
INDEXADO EM:
Scopus
WOS
CrossRef
NO MEU:
ORCID
|
ResearcherID
35
TÃTULO:
Improving residue number system multiplication with more balanced moduli sets and enhanced modular arithmetic structures
Full Text
AUTORES:
Chaves, R
;
Sousa, L
;
PUBLICAÇÃO:
2007
,
FONTE:
20th International Conference on Design of Circuits and Integrated Systems
in
IET COMPUTERS AND DIGITAL TECHNIQUES,
VOLUME:
1,
NÚMERO:
5
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
36
TÃTULO:
Improving SHA-2 hardware implementations
AUTORES:
Ricardo Chaves
; Georgi Kuzmanov;
Leonel Sousa
;
Stamatis Vassiliadis
;
PUBLICAÇÃO:
2006
,
FONTE:
8th International Workshop on Cryptographic Hardware and Embedded Systems (CHES 2006)
in
CRYPTOGRAPHIC HARDWARE AND EMBEDDED SYSTEMS - CHES 2006, PROCEEDINGS,
VOLUME:
4249
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
37
TÃTULO:
Reconfigurable memory based AES Co-processor
AUTORES:
Chaves, R
; Kuzmanov, G;
Vassiliadis, S
;
Sousa, L
;
PUBLICAÇÃO:
2006
,
FONTE:
20th International Parallel and Distributed Processing Symposium, IPDPS 2006,
VOLUME:
2006
INDEXADO EM:
Scopus
DBLP
CrossRef
NO MEU:
ORCID
38
TÃTULO:
Rescheduling for optimized SHA-1 calculation
AUTORES:
Ricardo Chaves
; Georgi Kuzmanov;
Leonel Sousa
;
Stamatis Vassiliadis
;
PUBLICAÇÃO:
2006
,
FONTE:
6th International Workshop on Embedded Computer Systems - Architectures, Modeling and Simulation
in
EMBEDDED COMPUTER SYSTEMS: ARCHITECTURES, MODELING, AND SIMULATION, PROCEEDINGS,
VOLUME:
4017
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
39
TÃTULO:
A universal architecture for designing efficient modulo 2(n)+1 multipliers (vol 52, pg 1166, 2005)
AUTORES:
Sousa, L
;
Chaves, R
;
PUBLICAÇÃO:
2005
,
FONTE:
IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS,
VOLUME:
52,
NÚMERO:
9
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
40
TÃTULO:
A universal architecture for designing efficient modulo 2(n),+1 multipliers
AUTORES:
Sousa, L
;
Chaves, R
;
PUBLICAÇÃO:
2005
,
FONTE:
IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS,
VOLUME:
52,
NÚMERO:
6
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
Adicionar à lista
Marked
Marcar Todas
Exportar
×
Publication Export Settings
BibTex
EndNote
APA
CSV
PDF
Export Preview
Print
×
Publication Print Settings
HTML
PDF
Print Preview
Página 4 de 5. Total de resultados: 47.
<<
<
1
2
3
4
5
>
>>
×
Selecione a Fonte
Esta publicação tem:
2 registos no
ISI
2 registos no
SCOPUS
2 registos no
DBLP
2 registos no
Unpaywall
2 registos no
Openlibrary
2 registos no
Handle
Por favor selecione o registo que deve ser utilizado pelo Authenticus.
×
Comparar Publicações
© 2024 CRACS & Inesc TEC - All Rights Reserved
Política de Privacidade
|
Terms of Service