31
TÍTULO: Efficient FPGA Elliptic Curve Cryptographic Processor over GF(2(m))
AUTORES: Samuel Antao; Ricardo Chaves ; Leonel Sousa ;
PUBLICAÇÃO: 2008, FONTE: International Conference on Field-Programmable Technology in PROCEEDINGS OF THE 2008 INTERNATIONAL CONFERENCE ON FIELD-PROGRAMMABLE TECHNOLOGY
INDEXADO EM: Scopus WOS DBLP CrossRef
32
TÍTULO: Merged computation for Whirlpool hashing  Full Text
AUTORES: Ricardo Chaves ; Georgi Kuzmanov; Leonel Sousa ; Stamatis Vassiliadis;
PUBLICAÇÃO: 2008, FONTE: Design, Automation and Test in Europe Conference and Exhibition (DATE 08) in 2008 DESIGN, AUTOMATION AND TEST IN EUROPE, VOLS 1-3
INDEXADO EM: Scopus WOS DBLP CrossRef
33
TÍTULO: ON-THE-FLY ATTESTATION OF RECONFIGURABLE HARDWARE
AUTORES: Ricardo Chaves ; Georgi Kuzmanov; Leonel Sousa ;
PUBLICAÇÃO: 2008, FONTE: 18th International Conference on Field Programmable and Logic Applications in 2008 INTERNATIONAL CONFERENCE ON FIELD PROGRAMMABLE AND LOGIC APPLICATIONS, VOLS 1 AND 2
INDEXADO EM: Scopus WOS DBLP CrossRef
34
TÍTULO: Vectorized AES Core for High-throughput Secure Environments  Full Text
AUTORES: Miquel Pericas; Ricardo Chaves ; Georgi N Gaydadjiev; Stamatis Vassiliadis; Mateo Valero;
PUBLICAÇÃO: 2008, FONTE: 8th International Conference on High Performance Computing for Computational Science (VECPAR 2008) in HIGH PERFORMANCE COMPUTING FOR COMPUTATIONAL SCIENCE - VECPAR 2008, VOLUME: 5336
INDEXADO EM: Scopus WOS CrossRef
35
TÍTULO: Improving residue number system multiplication with more balanced moduli sets and enhanced modular arithmetic structures  Full Text
AUTORES: Chaves, R ; Sousa, L ;
PUBLICAÇÃO: 2007, FONTE: 20th International Conference on Design of Circuits and Integrated Systems in IET COMPUTERS AND DIGITAL TECHNIQUES, VOLUME: 1, NÚMERO: 5
INDEXADO EM: Scopus WOS DBLP CrossRef
36
TÍTULO: Improving SHA-2 hardware implementations
AUTORES: Ricardo Chaves ; Georgi Kuzmanov; Leonel Sousa ; Stamatis Vassiliadis;
PUBLICAÇÃO: 2006, FONTE: 8th International Workshop on Cryptographic Hardware and Embedded Systems (CHES 2006) in CRYPTOGRAPHIC HARDWARE AND EMBEDDED SYSTEMS - CHES 2006, PROCEEDINGS, VOLUME: 4249
INDEXADO EM: Scopus WOS DBLP CrossRef
37
TÍTULO: Reconfigurable memory based AES Co-processor
AUTORES: Chaves, R ; Kuzmanov, G; Vassiliadis, S; Sousa, L ;
PUBLICAÇÃO: 2006, FONTE: 20th International Parallel and Distributed Processing Symposium, IPDPS 2006, VOLUME: 2006
INDEXADO EM: Scopus DBLP CrossRef
NO MEU: ORCID
38
TÍTULO: Rescheduling for optimized SHA-1 calculation
AUTORES: Ricardo Chaves ; Georgi Kuzmanov; Leonel Sousa ; Stamatis Vassiliadis;
PUBLICAÇÃO: 2006, FONTE: 6th International Workshop on Embedded Computer Systems - Architectures, Modeling and Simulation in EMBEDDED COMPUTER SYSTEMS: ARCHITECTURES, MODELING, AND SIMULATION, PROCEEDINGS, VOLUME: 4017
INDEXADO EM: Scopus WOS DBLP CrossRef
39
TÍTULO: A universal architecture for designing efficient modulo 2(n)+1 multipliers (vol 52, pg 1166, 2005)
AUTORES: Sousa, L ; Chaves, R ;
PUBLICAÇÃO: 2005, FONTE: IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS, VOLUME: 52, NÚMERO: 9
INDEXADO EM: Scopus WOS DBLP CrossRef
40
TÍTULO: A universal architecture for designing efficient modulo 2(n),+1 multipliers
AUTORES: Sousa, L ; Chaves, R ;
PUBLICAÇÃO: 2005, FONTE: IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS, VOLUME: 52, NÚMERO: 6
INDEXADO EM: Scopus WOS DBLP CrossRef
Página 4 de 5. Total de resultados: 47.