Toggle navigation
Publicações
Investigadores
Instituições
0
Entrar
Autenticação Federada
(Clique na imagem)
Autenticação local
Recuperar Palavra-passe
Registar
Entrar
João Paulo de Castro Canas Ferreira
AuthID:
R-000-7A5
Publicações
Confirmadas
Para Validar
Document Source:
All
Document Type:
Todos os Tipos de Documentos
Proceedings Paper (58)
Article (28)
Book Chapter (7)
Editorial Material (3)
Year Start - End:
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
-
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
2011
2010
2009
2008
2007
2006
2005
2004
2003
2002
2001
2000
1999
1998
1997
1996
1995
1994
1993
Order:
Ano Dsc
Ano Asc
Cit. WOS Dsc
IF WOS Dsc
Cit. Scopus Dsc
IF Scopus Dsc
Título Asc
Título Dsc
Results:
10
20
30
40
50
Publicações Confirmadas: 96
51
TÃTULO:
Trace-Based Reconfigurable Acceleration with Data Cache and External Memory Support
AUTORES:
Nuno Paulino
;
Joao Canas Ferreira
;
Joao M P Cardoso
;
PUBLICAÇÃO:
2014
,
FONTE:
12th IEEE International Symposium on Parallel and Distributed Processing with Applications (ISPA)
in
2014 IEEE INTERNATIONAL SYMPOSIUM ON PARALLEL AND DISTRIBUTED PROCESSING WITH APPLICATIONS (ISPA)
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
4
NO MEU:
ORCID
|
ResearcherID
|
DBLP
52
TÃTULO:
A FRAMEWORK FOR HARDWARE CELLULAR GENETIC ALGORITHMS: AN APPLICATION TO SPECTRUM ALLOCATION IN COGNITIVE RADIO
AUTORES:
Pedro Vieira dos Santos;
Jose Carlos Alves
;
Joao Canas Ferreira
;
PUBLICAÇÃO:
2013
,
FONTE:
23rd International Conference on Field Programmable Logic and Applications (FPL)
in
2013 23RD INTERNATIONAL CONFERENCE ON FIELD PROGRAMMABLE LOGIC AND APPLICATIONS (FPL 2013) PROCEEDINGS
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
9
NO MEU:
ORCID
|
ResearcherID
|
DBLP
53
TÃTULO:
Architecture for Transparent Binary Acceleration of Loops with Memory Accesses
Full Text
AUTORES:
Nuno Paulino
;
Joao Canas Ferreira
;
Joao M P Cardoso
;
PUBLICAÇÃO:
2013
,
FONTE:
9th International Applied Reconfigurable Computing Symposium (ARC)
in
RECONFIGURABLE COMPUTING: ARCHITECTURES, TOOLS AND APPLICATIONS,
VOLUME:
7806
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
2
NO MEU:
ORCID
|
ResearcherID
|
DBLP
54
TÃTULO:
LARA experiments
AUTORES:
Goncalves, F
; Petrov, Z; De F. Coutinho, JG; Nane, R; Sima, VM;
Cardoso, JMP
; Werner, S; Bhattacharya, S;
Carvalho, T
; Nobre, R; De Sa, J; Teixeira, J;
Diniz, PC
; Bertels, K; Constantinides, G; Luk, W; Becker, J;
Alves, JC
;
Ferreira, JC
; Almeida, GM;
PUBLICAÇÃO:
2013
,
FONTE:
Compilation and Synthesis for Embedded Reconfigurable Systems: An Aspect-Oriented Approach,
VOLUME:
9781461448945
INDEXADO EM:
Scopus
CrossRef
NO MEU:
ORCID
55
TÃTULO:
Register Transfer Level Workflow for Application and Evaluation of Soft Error Mitigation Techniques
AUTORES:
Filipe Sousa; Francis Anghinolfi;
Joao Canas Ferreira
;
PUBLICAÇÃO:
2013
,
FONTE:
16th Euromicro Conference on Digital System Design (DSD)
in
16TH EUROMICRO CONFERENCE ON DIGITAL SYSTEM DESIGN (DSD 2013)
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
|
DBLP
56
TÃTULO:
Special issue of Microelectronics Journal on the Conference on Design of Circuits and Integrated Systems 2011 (DCIS 2011)
Full Text
AUTORES:
Jose Machado da Silva
;
Sylvie Renaud
;
Joao Canas Ferreira
;
PUBLICAÇÃO:
2013
,
FONTE:
MICROELECTRONICS JOURNAL,
VOLUME:
44,
NÚMERO:
10
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
NO MEU:
ORCID
|
ResearcherID
|
DBLP
57
TÃTULO:
The REFLECT design-flow
AUTORES:
Cardoso, JMP
; De F. Coutinho, JG; Nane, R; Sima, VM; Olivier, B;
Carvalho, T
; Nobre, R;
Diniz, PC
; Petrov, Z; Bertels, K;
Gonçalves, F
; Van Someren, H; Hübner, M;
Constantinides, G
; Luk, W; Becker, J;
Krátký, K
; Bhattacharya, S;
Alves, JC
;
Ferreira, JC
;
PUBLICAÇÃO:
2013
,
FONTE:
Compilation and Synthesis for Embedded Reconfigurable Systems: An Aspect-Oriented Approach,
VOLUME:
9781461448945
INDEXADO EM:
Scopus
CrossRef
:
1
NO MEU:
ORCID
58
TÃTULO:
Tool to Support Computer Architecture Teaching and Learning
AUTORES:
Bruno Nova;
Joao C Ferreira
;
Antonio Araujo
;
PUBLICAÇÃO:
2013
,
FONTE:
1st International Conference of the Portuguese-Society-for-Engineering-Education (CISPEE)
in
2013 1ST INTERNATIONAL CONFERENCE OF THE PORTUGUESE SOCIETY FOR ENGINEERING EDUCATION (CISPEE)
INDEXADO EM:
Scopus
WOS
CrossRef
:
10
NO MEU:
ORCID
|
ResearcherID
59
TÃTULO:
Transparent runtime migration of loop-based traces of processor instructions to reconfigurable processing units
Full Text
AUTORES:
Bispo, J
;
Paulino, N
;
Cardoso, JMP
;
Ferreira, JC
;
PUBLICAÇÃO:
2013
,
FONTE:
International Journal of Reconfigurable Computing,
VOLUME:
2013
INDEXADO EM:
Scopus
DBLP
CrossRef
:
6
NO MEU:
ORCID
|
ResearcherID
|
DBLP
60
TÃTULO:
Transparent Trace-Based Binary Acceleration for Reconfigurable HW/SW Systems
AUTORES:
Joao Bispo
;
Nuno Paulino
;
Joao M P Cardoso
;
Joao C Ferreira
;
PUBLICAÇÃO:
2013
,
FONTE:
IEEE TRANSACTIONS ON INDUSTRIAL INFORMATICS,
VOLUME:
9,
NÚMERO:
3
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
10
NO MEU:
ORCID
|
ResearcherID
|
DBLP
Adicionar à lista
Marked
Marcar Todas
Exportar
×
Publication Export Settings
BibTex
EndNote
APA
CSV
PDF
Export Preview
Print
×
Publication Print Settings
HTML
PDF
Print Preview
Página 6 de 10. Total de resultados: 96.
<<
<
2
3
4
5
6
7
8
9
10
>
>>
×
Selecione a Fonte
Esta publicação tem:
2 registos no
ISI
2 registos no
SCOPUS
2 registos no
DBLP
2 registos no
Unpaywall
2 registos no
Openlibrary
2 registos no
Handle
Por favor selecione o registo que deve ser utilizado pelo Authenticus.
×
Comparar Publicações
© 2024 CRACS & Inesc TEC - All Rights Reserved
Política de Privacidade
|
Terms of Service