Toggle navigation
Publicações
Investigadores
Instituições
0
Entrar
Autenticação Federada
(Clique na imagem)
Autenticação local
Recuperar Palavra-passe
Registar
Entrar
José Carlos Alves Pereira Monteiro
AuthID:
R-000-85F
Publicações
Confirmadas
Para Validar
Document Source:
All
Document Type:
Todos os Tipos de Documentos
Proceedings Paper (72)
Article (24)
Editorial Material (1)
Correction (1)
Year Start - End:
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
-
2025
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
2011
2010
2009
2008
2007
2006
2005
2004
2003
2002
2001
2000
1999
1998
1997
1996
1995
1994
1993
Order:
Ano Dsc
Ano Asc
Cit. WOS Dsc
IF WOS Dsc
Cit. Scopus Dsc
IF Scopus Dsc
Título Asc
Título Dsc
Results:
10
20
30
40
50
Publicações Confirmadas: 98
21
TÃTULO:
Design and characterization of a QLUT in a standard CMOS process
AUTORES:
Brito, D;
Fernandes, J
;
Flores, P
;
Monteiro, J
;
PUBLICAÇÃO:
2012
,
FONTE:
2012 19th IEEE International Conference on Electronics, Circuits, and Systems, ICECS 2012
in
2012 19th IEEE International Conference on Electronics, Circuits, and Systems, ICECS 2012
INDEXADO EM:
Scopus
CrossRef
NO MEU:
ORCID
22
TÃTULO:
Design of low-complexity digital finite impulse response filters on FPGAs
AUTORES:
Aksoy, L
; Costa, E;
Flores, P
;
Monteiro, J
;
PUBLICAÇÃO:
2012
,
FONTE:
15th Design, Automation and Test in Europe Conference and Exhibition, DATE 2012
in
Proceedings -Design, Automation and Test in Europe, DATE
INDEXADO EM:
Scopus
NO MEU:
ORCID
23
TÃTULO:
Efficient area and power multiplication part of FFT based on twiddle factor decomposition
AUTORES:
Ghissoni, S; Costa, E;
Monteiro, J
; Reis, R;
PUBLICAÇÃO:
2012
,
FONTE:
2012 19th IEEE International Conference on Electronics, Circuits, and Systems, ICECS 2012
in
2012 19th IEEE International Conference on Electronics, Circuits, and Systems, ICECS 2012
INDEXADO EM:
Scopus
CrossRef
NO MEU:
ORCID
24
TÃTULO:
Hardware pipelining of runtime-detected loops
AUTORES:
João Bispo
;
João M P Cardoso
;
José Monteiro
;
PUBLICAÇÃO:
2012
,
FONTE:
2012 25th Symposium on Integrated Circuits and Systems Design, SBCCI 2012
in
25th Symposium on Integrated Circuits and Systems Design, SBCCI 2012, Brasilia, Brazil, August 30 - September 2, 2012
INDEXADO EM:
Scopus
DBLP
CrossRef
:
1
NO MEU:
ORCID
25
TÃTULO:
High-level algorithms for the optimization of gate-level area in digit-serial multiple constant multiplications
Full Text
AUTORES:
Levent Aksoy
;
Cristiano Lazzari
;
Eduardo Costa
;
Paulo Flores
;
Jose Monteiro
;
PUBLICAÇÃO:
2012
,
FONTE:
INTEGRATION-THE VLSI JOURNAL,
VOLUME:
45,
NÚMERO:
3
INDEXADO EM:
Scopus
WOS
CrossRef
NO MEU:
ORCID
26
TÃTULO:
Multiple Tunable Constant Multiplications: Algorithms and Applications
AUTORES:
Levent Aksoy
; Eduardo Costa;
Paulo Flores
;
Jose Monteiro
;
PUBLICAÇÃO:
2012
,
FONTE:
IEEE/ACM International Conference on Computer-Aided Design (ICCAD)
in
2012 IEEE/ACM INTERNATIONAL CONFERENCE ON COMPUTER-AIDED DESIGN (ICCAD)
INDEXADO EM:
Scopus
WOS
NO MEU:
ORCID
27
TÃTULO:
Multiplierless design of linear DSP transforms
AUTORES:
Aksoy, L
; Da Costa, E;
Flores, P
;
Monteiro, J
;
PUBLICAÇÃO:
2012
,
FONTE:
19th IFIP WG 10.5/IEEE International Conference on Very Large Scale Integration, VLSI-SoC 2011
in
IFIP Advances in Information and Communication Technology,
VOLUME:
379 AICT
INDEXADO EM:
Scopus
CrossRef
NO MEU:
ORCID
28
TÃTULO:
Optimization Algorithms for the Multiplierless Realization of Linear Transforms
Full Text
AUTORES:
Levent Aksoy
;
Eduardo Costa
;
Paulo Flores
;
Jose Monteiro
;
PUBLICAÇÃO:
2012
,
FONTE:
ACM TRANSACTIONS ON DESIGN AUTOMATION OF ELECTRONIC SYSTEMS,
VOLUME:
17,
NÚMERO:
1
INDEXADO EM:
Scopus
WOS
CrossRef
NO MEU:
ORCID
29
TÃTULO:
A hybrid algorithm for the optimization of area and delay in linear DSP transforms
AUTORES:
Aksoy, L
;
Costa, E
;
Flores, P
;
Monteiro, J
;
PUBLICAÇÃO:
2011
,
FONTE:
2011 IEEE/IFIP 19th International Conference on VLSI and System-on-Chip, VLSI-SoC 2011
in
2011 IEEE/IFIP 19th International Conference on VLSI and System-on-Chip, VLSI-SoC 2011
INDEXADO EM:
Scopus
CrossRef
NO MEU:
ORCID
30
TÃTULO:
An Efficient Low Power Multiple-Value Look-Up Table Targeting Quaternary FPGAs
AUTORES:
Lazzari, C;
Fernandes, J
;
Flores, P
;
Monteiro, J
;
PUBLICAÇÃO:
2011
,
FONTE:
20th International Workshop on Power and Timing Modeling, Optimization and Simulation
in
INTEGRATED CIRCUIT AND SYSTEM DESIGN: POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION,
VOLUME:
6448
INDEXADO EM:
Scopus
WOS
CrossRef
:
6
Adicionar à lista
Marked
Marcar Todas
Exportar
×
Publication Export Settings
BibTex
EndNote
APA
CSV
PDF
Export Preview
Print
×
Publication Print Settings
HTML
PDF
Print Preview
Página 3 de 10. Total de resultados: 98.
<<
<
1
2
3
4
5
6
7
8
9
>
>>
×
Selecione a Fonte
Esta publicação tem:
2 registos no
ISI
2 registos no
SCOPUS
2 registos no
DBLP
2 registos no
Unpaywall
2 registos no
Openlibrary
2 registos no
Handle
2 registos no
DataCite
Por favor selecione o registo que deve ser utilizado pelo Authenticus.
×
Comparar Publicações
© 2025 CRACS & Inesc TEC - All Rights Reserved
Política de Privacidade
|
Terms of Service