Toggle navigation
Publicações
Investigadores
Instituições
0
Entrar
Autenticação Federada
(Clique na imagem)
Autenticação local
Recuperar Palavra-passe
Registar
Entrar
Horácio Cláudio de Campos Neto
AuthID:
R-000-5ZS
Publicações
Confirmadas
Para Validar
Document Source:
All
Document Type:
Todos os Tipos de Documentos
Proceedings Paper (37)
Article (3)
Year Start - End:
1989
1990
1991
1992
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
-
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
2011
2010
2009
2008
2007
2006
2005
2004
2003
2002
2001
2000
1999
1998
1997
1996
1995
1994
1993
1992
1991
1990
1989
Order:
Ano Dsc
Ano Asc
Cit. WOS Dsc
IF WOS Dsc
Cit. Scopus Dsc
IF Scopus Dsc
Título Asc
Título Dsc
Results:
10
20
30
40
50
Publicações Confirmadas: 40
31
TÃTULO:
An efficient and scalable architecture for neural networks with backpropagation learning
AUTORES:
Domingos, PO;
Silva, FM
;
Neto, HC
;
PUBLICAÇÃO:
2005
,
FONTE:
2005 International Conference on Field Programmable Logic and Applications, FPL
in
Proceedings - 2005 International Conference on Field Programmable Logic and Applications, FPL,
VOLUME:
2005
INDEXADO EM:
Scopus
CrossRef
NO MEU:
ORCID
32
TÃTULO:
Compilation for FPGA-based reconfigurable hardware
Full Text
AUTORES:
Cardoso, JMP
;
Neto, HC
;
PUBLICAÇÃO:
2003
,
FONTE:
IEEE DESIGN & TEST OF COMPUTERS,
VOLUME:
20,
NÚMERO:
2
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
31
NO MEU:
ORCID
33
TÃTULO:
An exact solution to the minimum size test pattern problem
Full Text
AUTORES:
Flores, PF
;
Neto, HC
;
Marques Silva, JP
;
PUBLICAÇÃO:
2001
,
FONTE:
ACM TRANSACTIONS ON DESIGN AUTOMATION OF ELECTRONIC SYSTEMS,
VOLUME:
6,
NÚMERO:
4
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
Unpaywall
NO MEU:
ORCID
34
TÃTULO:
Assignment and reordering of incompletely specified pattern sequences targetting minimum power dissipation
AUTORES:
Flores, P
; Costa, J;
Neto, H
;
Monteiro, J
;
Marques Silva, J
;
PUBLICAÇÃO:
1999
,
FONTE:
12th International Conference on VLSI Design
in
TWELFTH INTERNATIONAL CONFERENCE ON VLSI DESIGN, PROCEEDINGS
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
30
Unpaywall
NO MEU:
ORCID
35
TÃTULO:
Macro-Based Hardware Compilation of Java(tm) Bytecodes into a Dynamic Reconfigurable Computing System
AUTORES:
João M P Cardoso
;
Horácio C Neto
;
PUBLICAÇÃO:
1999
,
FONTE:
Proceedings of the 7th Annual IEEE Symposium on Field-Programmable Custom Computing Machines (FCMM 1999)
in
7th IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM '99), 21-23 April 1999, Napa, CA, USA
INDEXADO EM:
Scopus
DBLP
CrossRef
:
14
NO MEU:
ORCID
36
TÃTULO:
On applying set covering models to test set compaction
Full Text
AUTORES:
Flores, PF
;
Neto, HC
;
Marques Silva, JP
;
PUBLICAÇÃO:
1999
,
FONTE:
9th Great Lakes Symposium on VLSI (GLSVLSI 99)
in
NINTH GREAT LAKES SYMPOSIUM ON VLSI, PROCEEDINGS
INDEXADO EM:
Scopus
WOS
DBLP
CrossRef
:
13
NO MEU:
ORCID
37
TÃTULO:
Test pattern generation for width compression in BIST
AUTORES:
Flores, P
;
Neto, H
; Chakrabarty, K;
Marques Silva, J
;
PUBLICAÇÃO:
1999
,
FONTE:
1999 IEEE International Symposium on Circuits and Systems (ISCAS 99)
in
ISCAS '99: PROCEEDINGS OF THE 1999 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS, VOL 1: VLSI,
VOLUME:
1
INDEXADO EM:
Scopus
WOS
DBLP
NO MEU:
ORCID
38
TÃTULO:
An exact solution to the minimum size test pattern problem
AUTORES:
Flores, PF
;
Neto, HC
;
Silva, JPM
;
PUBLICAÇÃO:
1998
,
FONTE:
International Conference on Computer Design: VLSI in Computers and Processors
in
INTERNATIONAL CONFERENCE ON COMPUTER DESIGN: VLSI IN COMPUTERS AND PROCESSORS, PROCEEDINGS
INDEXADO EM:
Scopus
WOS
DBLP
NO MEU:
ORCID
39
TÃTULO:
ON EXPONENTIAL FITTING FOR CIRCUIT SIMULATION
Full Text
AUTORES:
Silveira, L. Miguel
; WHITE, JK;
NETO, H
; VIDIGAL, L;
PUBLICAÇÃO:
1992
,
FONTE:
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS,
VOLUME:
11,
NÚMERO:
5
INDEXADO EM:
Scopus
WOS
CrossRef
NO MEU:
ORCID
40
TÃTULO:
Multirate algorithm for fast circuit simulation
AUTORES:
Neto, HC
; Vidigal, LM;
PUBLICAÇÃO:
1989
,
FONTE:
European Conference on Circuit Theory and Design
in
IEE Conference Publication,
NÚMERO:
308
INDEXADO EM:
Scopus
NO MEU:
ORCID
Adicionar à lista
Marked
Marcar Todas
Exportar
×
Publication Export Settings
BibTex
EndNote
APA
CSV
PDF
Export Preview
Print
×
Publication Print Settings
HTML
PDF
Print Preview
Página 4 de 4. Total de resultados: 40.
<<
<
1
2
3
4
>
>>
×
Selecione a Fonte
Esta publicação tem:
2 registos no
ISI
2 registos no
SCOPUS
2 registos no
DBLP
2 registos no
Unpaywall
2 registos no
Openlibrary
2 registos no
Handle
Por favor selecione o registo que deve ser utilizado pelo Authenticus.
×
Comparar Publicações
© 2024 CRACS & Inesc TEC - All Rights Reserved
Política de Privacidade
|
Terms of Service