31
TÍTULO: An efficient and scalable architecture for neural networks with backpropagation learning
AUTORES: Domingos, PO; Silva, FM ; Neto, HC ;
PUBLICAÇÃO: 2005, FONTE: 2005 International Conference on Field Programmable Logic and Applications, FPL in Proceedings - 2005 International Conference on Field Programmable Logic and Applications, FPL, VOLUME: 2005
INDEXADO EM: Scopus CrossRef
NO MEU: ORCID
32
TÍTULO: Compilation for FPGA-based reconfigurable hardware  Full Text
AUTORES: Cardoso, JMP ; Neto, HC ;
PUBLICAÇÃO: 2003, FONTE: IEEE DESIGN & TEST OF COMPUTERS, VOLUME: 20, NÚMERO: 2
INDEXADO EM: Scopus WOS DBLP CrossRef: 31
NO MEU: ORCID
33
TÍTULO: An exact solution to the minimum size test pattern problem  Full Text
AUTORES: Flores, PF ; Neto, HC ; Marques Silva, JP ;
PUBLICAÇÃO: 2001, FONTE: ACM TRANSACTIONS ON DESIGN AUTOMATION OF ELECTRONIC SYSTEMS, VOLUME: 6, NÚMERO: 4
INDEXADO EM: Scopus WOS DBLP CrossRef Unpaywall
NO MEU: ORCID
34
TÍTULO: Assignment and reordering of incompletely specified pattern sequences targetting minimum power dissipation
AUTORES: Flores, P ; Costa, J; Neto, H ; Monteiro, J ; Marques Silva, J ;
PUBLICAÇÃO: 1999, FONTE: 12th International Conference on VLSI Design in TWELFTH INTERNATIONAL CONFERENCE ON VLSI DESIGN, PROCEEDINGS
INDEXADO EM: Scopus WOS DBLP CrossRef: 30 Unpaywall
NO MEU: ORCID
35
TÍTULO: Macro-Based Hardware Compilation of Java(tm) Bytecodes into a Dynamic Reconfigurable Computing System
AUTORES: João M P Cardoso ; Horácio C Neto ;
PUBLICAÇÃO: 1999, FONTE: Proceedings of the 7th Annual IEEE Symposium on Field-Programmable Custom Computing Machines (FCMM 1999) in 7th IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM '99), 21-23 April 1999, Napa, CA, USA
INDEXADO EM: Scopus DBLP CrossRef: 14
NO MEU: ORCID
36
TÍTULO: On applying set covering models to test set compaction  Full Text
AUTORES: Flores, PF ; Neto, HC ; Marques Silva, JP ;
PUBLICAÇÃO: 1999, FONTE: 9th Great Lakes Symposium on VLSI (GLSVLSI 99) in NINTH GREAT LAKES SYMPOSIUM ON VLSI, PROCEEDINGS
INDEXADO EM: Scopus WOS DBLP CrossRef: 13
NO MEU: ORCID
37
TÍTULO: Test pattern generation for width compression in BIST
AUTORES: Flores, P ; Neto, H ; Chakrabarty, K; Marques Silva, J ;
PUBLICAÇÃO: 1999, FONTE: 1999 IEEE International Symposium on Circuits and Systems (ISCAS 99) in ISCAS '99: PROCEEDINGS OF THE 1999 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS, VOL 1: VLSI, VOLUME: 1
INDEXADO EM: Scopus WOS DBLP
NO MEU: ORCID
38
TÍTULO: An exact solution to the minimum size test pattern problem
AUTORES: Flores, PF ; Neto, HC ; Silva, JPM ;
PUBLICAÇÃO: 1998, FONTE: International Conference on Computer Design: VLSI in Computers and Processors in INTERNATIONAL CONFERENCE ON COMPUTER DESIGN: VLSI IN COMPUTERS AND PROCESSORS, PROCEEDINGS
INDEXADO EM: Scopus WOS DBLP
NO MEU: ORCID
39
TÍTULO: ON EXPONENTIAL FITTING FOR CIRCUIT SIMULATION  Full Text
AUTORES: Silveira, L. Miguel ; WHITE, JK; NETO, H ; VIDIGAL, L;
PUBLICAÇÃO: 1992, FONTE: IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, VOLUME: 11, NÚMERO: 5
INDEXADO EM: Scopus WOS CrossRef
NO MEU: ORCID
40
TÍTULO: Multirate algorithm for fast circuit simulation
AUTORES: Neto, HC ; Vidigal, LM;
PUBLICAÇÃO: 1989, FONTE: European Conference on Circuit Theory and Design in IEE Conference Publication, NÚMERO: 308
INDEXADO EM: Scopus
NO MEU: ORCID
Página 4 de 4. Total de resultados: 40.